pdf

PEX8614 pdf datasheet

  • 2013-09-20
  • 945.49KB
  • Points it Requires : 2

The ExpressLane™ PEX 8614 device offers 12 PCI Express Gen 2 (5.0 GT/s) lanes, capable of configuring up to 12 flexible ports. The switch conforms to the PCI Express Base Specification, rev 2.0. The PEX 8614 architecture supports packet cut-thru with the industry\'s lowest latency of 140ns (x4 to x1) and offers two virtual channels for traffic prioritization in the system. This, combined with large packet memory (2048 byte maximum payload size) and non-blocking internal switch architecture, provide full line-rate on all ports. The PEX 8614 supports both host-centric as well as true peer-to-peer traffic. The PEX 8614 also features an on-chip Non-Transparent port for dual-host and failover applications and supports dual-clock domain operation by virtue of support for Spread Spectrum Clock (SSC) isolation. This switch is hardware configurable and software programmable, allowing users to tailor their port configurations and quality-of-service system needs to suit their application requirements. This device can be used in a wide variety of applications including control planes in the communications and networking markets, servers, storage systems and embedded systems. The PEX 8614 is offered in a 19 x 19mm 324-ball PBGA and is available in both leaded and lead-free packaging.

unfold

You Might Like

Uploader
PKelect
 

Recommended ContentMore

Popular Components

Just Take a LookMore

EEWorld
subscription
account

EEWorld
service
account

Automotive
development
circle

About Us Customer Service Contact Information Datasheet Sitemap LatestNews


Room 1530, 15th Floor, Building B, No.18 Zhongguancun Street, Haidian District, Beijing, Postal Code: 100190 China Telephone: 008610 8235 0740

Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号
×