½功耗、全集成、
10½标清/高清视频编码器
ADV7390/ADV7391/ADV7392/ADV7393
产品特性
3个高质量、10½视频DAC
16× (216 MHz) DAC过采样(标清)
8× (216 MHz) DAC过采样(增清)
4× (297 MHz) DAC过采样(高清)
DAC输出电流:37 mA(最大值)
支持多格式视频输入
4:2:2 YCrCb(标清、增清和高清)
4:4:4 RGB(标清)
支持多格式视频输出
复合(CVBS)和S视频(Y-C)
分量YPrPb(标清、增清和高清)
分量RGB(标清、增清和高清)
提供引脚架构芯片级封装(LFCSP)
32引脚、5 mm × 5 mm LFCSP
40引脚、6 mm × 6 mm LFCSP
提供晶圆级芯片规模封装(WLCSP)
30引脚、5 × 6 WLCSP封装,单DAC输出
高级电源管理
取得专利的内容相关½功耗DAC操½
自动有线电视信号检测和DAC关断
各DAC具有独立开关控制
休眠模式下功耗最½
支持74.25
MHz 8/10/16½高清输入
符合SMPTE
274M (1080i)、296M (720p)和240M (1035i)
标准
符合EIA/CEA-861B标准
支持NTSC
M、PAL B/D/G/H/I/M/N、PAL 60
NTSC和PAL方½像素操½(24.54 MHz/29.5 MHz)
符合Macrovision
7.1.L1版(标清)和1.2版(增清)标准
副本生成管理系统(CGMS)
隐藏字幕和½屏幕信令(WSS)
集成副½½波锁定至外部视频源
完整的片内视频时序发生器
片内测试图案生成
可编程特性
亮度和色度滤波器响应
垂直消隐间隔(VBI)
副½½波频率(fSC)和相½
亮度延迟
高清(HD)可编程特性(720p/1080i/1035i)
4过采样(297 MHz)
内部测试图案发生器
½色和黑色条、小窗、平场/帧
完全可编程YCrCb½RGB矩阵
Rev. G
Information furnished by Analog Devices is believed to be accurate and reliable. However, no
responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other
rights of third parties that may result from its use. Speci cations subject to change without notice. No
license is granted by implication or otherwise under any patent or patent rights of Analog Devices.
Trademarks and registered trademarks are the property of their respective owners.
½玛校正
可编程自适应滤波器控制
可编程锐度滤波器控制
CGMS (720p/1080i)和CGMS B型(720p/1080i)
支持双倍数据速率(DDR)输入
增清(ED)可编程特性(525p/625p)
8过采样(216 MHz输出)
内部测试图案发生器
黑色条、小窗、平场/帧
独立的Y和PrPb输出延迟
½玛校正
可编程自适应滤波器控制
完全可编程YCrCb½RGB矩阵
欠冲限幅器
Macrovision 1.2版(525p/625p)(仅ADV7390/ADV7392)
CGMS (525p/625p)和CGMS B型(525p)
支持双倍数据速率(DDR)输入
标清(SD)可编程特性
16过采样(216 MHz)
内部测试图案发生器
½色和黑色条
有效视频开始和结束时的边沿速率受控
独立的Y和PrPb输出延迟
欠冲限幅器
½玛校正
数字降噪(DNR)
多个亮度和色度滤波器
增益/衰减可编程的亮度SSAF滤波器
PrPb SSAF
分量和复合/S视频输出具有独立的基底控制
VCR FF/RW同步模式
Macrovision 7.1.L1版(仅ADV7390/ADV7392)
副本生成管理系统(CGMS)
½屏幕信令(WSS)
隐藏字幕
串行MPU接口,兼容I
2
C
2.7 V或3.3 V模拟电源
1.8 V数字电源
1.8 V或3.3 V I/O电源
温度范围:
−40°C至+85°C
W级½½应用温度范围:
−40°C至+105°C
通过½½应用认证
Document Feedback
One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.
Tel: 781.329.4700
©2006-2013 Analog Devices, Inc. All rights reserved.
Technical Support
www.analog.com
ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可½存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任½词语的准确性,请参考ADI提供
的最新英文版数据手册。
ADV7390/ADV7391/ADV7392/ADV7393
目½
特性....................................................................................................1
修订历史
...........................................................................................3
应用....................................................................................................5
概述....................................................................................................5
功½框图
...........................................................................................6
技术规格
...........................................................................................7
电源规格......................................................................................7
输入时钟规格
.............................................................................7
模拟输出规格
.............................................................................7
数字输入/输出规格—3.3
V .....................................................8
数字输入/输出规格—1.8
V .....................................................8
MPU端口时序规格 ...................................................................8
数字时序规格—3.3
V................................................................9
数字时序规格—1.8
V..............................................................10
视频性½规格
...........................................................................11
功耗规格....................................................................................11
时序图
........................................................................................12
绝对最大额定值............................................................................18
热阻
............................................................................................18
ESD警告.....................................................................................18
引脚配½和功½描述
...................................................................19
典型性½参数
................................................................................21
MPU端口描述 ...............................................................................26
I
2
C操½.......................................................................................26
寄存器图
.........................................................................................28
寄存器编程
...............................................................................28
子地址寄存器(SR7至SR0)......................................................28
ADV7390/ADV7391输入配½ ....................................................46
标清
............................................................................................46
增清/高清
..................................................................................46
增清(54
MHz) ...........................................................................46
ADV7392/ADV7393输入配½ ....................................................47
标清
............................................................................................47
增清/高清
..................................................................................48
增清(54
MHz) ...........................................................................48
输出配½
.........................................................................................49
设计特性
.........................................................................................50
输出过采样
...............................................................................50
高清隔行外部HSYNC和VSYNC考虑
.................................51
增清/高清时序复½.................................................................51
副½½波频率锁定.......................................................................51
标清VCR
FF/RW同步.............................................................52
垂直消隐间隔
...........................................................................52
标清副½½波频率控制..............................................................52
标清非隔行模式.......................................................................52
标清方½像素模式
..................................................................52
滤波器
........................................................................................54
增清/高清测试图案颜色控制
...............................................55
颜色空间½换矩阵
..................................................................55
标清亮度和颜色比例控制
.....................................................57
标清色调调整控制
..................................................................57
标清亮度检测
...........................................................................57
标清亮度控制
...........................................................................57
标清输入标准自动检测
.........................................................58
双缓冲
........................................................................................58
可编程DAC增益控制
.............................................................58
½玛校正....................................................................................59
增清/高清锐度滤波器和自适应滤波器控制.....................60
增清/高清锐度滤波器和自适应滤波器应用示例
............61
标清数字降噪
...........................................................................62
标清有效视频边沿控制
.........................................................64
外部水平和垂直同步控制
.....................................................65
½功耗模式
...............................................................................66
电缆检测....................................................................................66
DAC自动关断...........................................................................66
休眠模式....................................................................................66
像素和控制端口回读..............................................................67
复½机制....................................................................................67
标清图文电视插入
..................................................................67
印制电路板布局和设计...............................................................69
未用引脚....................................................................................69
DAC配½ ...................................................................................69
视频输出缓冲器和可选输出滤波器
...................................69
印刷电路板(PCB)布局............................................................70
WLCSP封装的额外布局布线考虑.......................................71
典型应用电路
...........................................................................72
副本生成管理系统
.......................................................................74
标清CGMS
................................................................................74
Rev. E | Page 2 of 108
ADV7390/ADV7391/ADV7392/ADV7393
增清CGMS
................................................................................74
高清CGMS
................................................................................74
CGMS CRC功½.......................................................................74
标清½屏幕信令............................................................................77
标清隐藏字幕
................................................................................78
内部测试图案生成
.......................................................................79
标清测试图案
...........................................................................79
增清/高清测试图案.................................................................79
标清时序
.........................................................................................80
高清时序
.........................................................................................85
视频输出电平
................................................................................86
标清YPrPb输出电平—SMPTE/EBU
N10 ...........................86
增清/高清YPrPb输出电平
.....................................................87
标清/增清/高清RGB输出电平
..............................................88
标清输出图
...............................................................................89
视频标准
.........................................................................................90
配½脚本
.........................................................................................92
标清
............................................................................................92
增清
............................................................................................99
高清
......................................................................................... 101
ADV739x评估板......................................................................... 104
外½尺寸
...................................................................................... 105
订购指南.................................................................................
107
½½应用级产品....................................................................
107
修订历史
2013年2月—修订版F至修订版G
更改特性部分
..................................................................................1
更改表14
.........................................................................................18
更改图62
.........................................................................................48
修改“订购指南”部分.................................................................
107
2012年11月—修订版E至修订版F
更新“外½尺寸”..........................................................................
105
修改“订购指南”部分.................................................................
107
2012年2月—修订版D至修订版E
更改表1
.............................................................................................5
更改“数字输入/输出规格—1.8
V”部分......................................8
更改表15
.........................................................................................21
更改表20
.........................................................................................31
更改表23
.........................................................................................34
更改表28
.........................................................................................39
更改“16½4:4:4
RGB模式”部分 ..................................................47
增加“外部同步极性”部分
...........................................................51
删除“增清/高清非标准时序模式”部分、图63和表41;
重新编号
.........................................................................................51
将“标清副½½波频率锁定、副½½波相½复½及时序复½”
部分更改为“标清副½½波频率锁定”部分.................................52
删除“子地址0x84、½[2:1]”部分、“时序复½(TR)模式”
部分、“副½½波相½复½(SCR)模式”部分、图64和图65.....52
修改“订购指南”部分.................................................................
121
2011年11月—修订版C至修订版D
更改“特性”部分...............................................................................1
更新外½尺寸
............................................................................. 107
2011年9月—修订版B至修订版C
更改“MPU端口描述”部分
..........................................................26
更改订购指南
............................................................................. 107
2010年7月—修订版A至修订版B
更改“特性”部分...............................................................................1
更改“应用”部分...............................................................................5
更改“概述”
.......................................................................................5
增加表2,重新排序
.......................................................................5
新增图2;重新排序
.......................................................................6
更改全驱动输出电流参数(表5)...................................................7
更改表14
.........................................................................................18
增加图20
.........................................................................................19
更改表15
.........................................................................................19
更改“ADV7390/ADV7391输入配½”部分
...............................45
增加“WLCSP封装的额外布局布线考虑”部分
.......................71
增加图97
.........................................................................................73
更改“配½脚本”部分....................................................................92
更改子地址0x00(表66).................................................................93
更改子地址0x00(表80).................................................................95
更改子地址0x00(表83).................................................................95
更改子地址0x00(表97).................................................................98
更新“外½尺寸”,增加图150..................................................
106
更改订购指南
............................................................................. 106
2009年3月—修订版0至修订版A
更改“特性”部分...............................................................................1
删除详细特性部分,更改表1......................................................4
更改图1,增加图2..........................................................................5
更改表2、输入时钟规格部分和模拟输出规格部分
..............6
更改“数字输入/输出规格—3.3
V”部分和表5...........................7
Rev. E | Page 3 of 108
ADV7390/ADV7391/ADV7392/ADV7393
增加“数字输入/输出规格—1.8
V”部分和表6...........................7
更改“MPU端口时序规格”部分的默认条件..............................7
更改“数字时序规格—3.3
V”部分和表8.....................................8
增加“数字时序规格—1.8
V”部分和表9.....................................9
增加“视频性½规格”部分的默认条件
.....................................10
增加“功耗规格”部分的默认条件
..............................................10
更改表11
.........................................................................................10
更改图16
.........................................................................................16
更改表12
.........................................................................................17
更改表14的引脚19和引脚1描述................................................18
更改“MPU端口描述”部分
..........................................................25
更改“I
2
C操½”部分 .......................................................................25
增加表15
.........................................................................................25
更改表17
.........................................................................................28
更改表19的½0x30描述
...............................................................30
更改表27
.........................................................................................37
更改表29的½0x8B描述...............................................................39
更改表30
.........................................................................................40
更改表31
.........................................................................................41
增加表32
.........................................................................................42
将“特性”部分更名为“设计特性”部分
......................................48
更改“增清/高清非标准时序模式”部分....................................48
增加“高清隔行外部HSYNC和VSYNC考虑”部分
.................49
更改“标清副½½波频率锁定、
副½½波复½和时序复½”部分
....................................................49
更改“子地址0x8C至子地址0x8F”部分
.....................................51
更改“FSC编程”部分
.....................................................................51
更改“子地址0x82½4”部分
.........................................................51
增加“标清手动CSC矩阵调整特性”部分..................................54
增加表47
.........................................................................................55
更改“子地址0x9C至子地址0x9F”部分
.....................................56
更改“子地址0xBA”部分...............................................................56
增加“休眠模式”部分....................................................................65
更改“像素和控制端口回读”部分
..............................................66
更改“复½机制”部分....................................................................66
增加“标清图文电视插入”部分
..................................................66
增加图87
.........................................................................................67
增加图88
.........................................................................................68
更改“DAC寄存器”部分
...............................................................68
增加“未用引脚”部分....................................................................68
更改“电源时序控制”部分
...........................................................70
更改“内部测试图案生成”部分
..................................................77
更改标清时序下的“模式0
(CCIR-656)—从机操½
(子地址0x8A = XXXXX000)”部分 .............................................78
2006年10月—修订版0:初始版
Rev. E | Page 4 of 108
ADV7390/ADV7391/ADV7392/ADV7393
应用
手机
数码相机
便携式媒½和DVD播放器
便携式游戏机
便携式数码摄像机
机顶盒(STB)
½½½信息娱乐系统(仅限ADV7392和ADV7393
)
有效分辨率
720 × 240
720 × 288
720 × 480
720 × 576
640 × 480
768 × 576
720 × 483
720 × 483
720 × 483
720 × 576
720 × 483
720 × 576
1920 × 1035
1920 × 1035
1280 × 720
1280 × 720
1920 × 1080
1920 × 1080
1920 × 1080
1920 × 1080
1920 × 1080
1
表1.
LFCSP封装直接支持的标准
I/P
1
P
P
I
I
I
I
P
P
P
P
P
P
I
I
P
P
I
I
P
P
P
帧速率
(Hz)
59.94
50
29.97
25
29.97
25
59.94
59.94
59.94
50
59.94
50
30
29.97
60, 50, 30,
25, 24
23.97,
59.94, 29.97
30, 25
29.97
30, 25, 24
23.98, 29.97
24
时钟输入
(MHz)
27
27
27
27
24.54
29.5
27
27
27
27
27
27
74.25
74.1758
74.25
74.1758
74.25
74.1758
74.25
74.1758
74.25
标准
概述
ADV7390/ADV7391/ADV7392/ADV7393均属于单芯片、高
速、数模视频编码器系列。三个2.7
V/3.3 V 10½视频DAC
(WLCSP封装为一个DAC)支持标清(SD)或高清(HD)视频格
式的复合(CVBS)、S视频(Y-C)或分量(YPrPb/RGB)模拟输
出。单DAC
WLCSP封装仅在标清分辨率下支持CVBS
(NTSC和PAL)输出(见表2)。
这些编码器针对½功耗操½进行了优化,尺寸极小,并且
只需很少的外部器件,非常适合要求电视输出功½的便携
式和功耗敏感型应用。有线电视信号检测和DAC自动关断
特性可确保功耗保持最½。
ADV7390/ADV7391配有一个8½视频输入端口,通过SDR
接口支持标清视频格式,通过DDR接口支持高清视频格
式。ADV7392/ADV7393配有一个16½视频输入端口,可
采用多种方式进行配½。同时支持标清RGB输入。
该系列所有器件均支持嵌入式EAV/SAV时序码、外部视频
同步信号以及I
2
C®、通信协议。表1和表2列出了ADV739x
系列直接支持的视频标准。
ITU-R
BT.601/656
ITU-R
BT.601/656
NTSC Square
Pixel
PAL Square
Pixel
SMPTE 293M
BTA T-1004
ITU-R BT.1358
ITU-R BT.1358
ITU-R BT.1362
ITU-R BT.1362
SMPTE 240M
SMPTE 240M
SMPTE 296M
SMPTE 296M
SMPTE 274M
SMPTE 274M
SMPTE 274M
SMPTE 274M
ITU-R BT.709-5
I =
隔行,P
=
逐行。
表2.WLCSP封装直接支持的标准
有效分辨率
720 × 480
720 × 576
640 × 480
768 × 576
1
I/P
I
I
I
I
1
帧速率
(Hz)
29.97
25
29.97
25
时钟输入
(MHz)
27
27
24.54
29.5
标准
ITU-R
BT.601/656
ITU-R
BT.601/656
NTSC Square
Pixel
PAL Square
Pixel
I =
隔行,P
=
逐行。
Rev. E | Page 5 of 108